Menu Close

UART 接收器设计(RXD)–判多 –视频教程-1

上节内容讲解了过采样原理以及利用过采样进行数据中心位置的采样,从而消除采样时由于采样点相位不确定带来的亚稳态、抗干扰性能差,数据误判等因素。本节内容介绍另外一种常用的方法,即将过采样的每个值进行统计,观察在一个数据位的采样中0与1的比例,从而判定该位是0还是1。例如在位的采样中,如果是8倍过采样,则每个数据位总共采样8次,理论上讲如果该数据位为0,则8次采样的值都应该为0。如果该位为1,采样的8次结果都应该为1,但由于频率偏移,采样相位偏移,噪声等各种因素的影响,最终会出现非全1和非全0的情况。因此需要利用判决。下面就起始位的判多采样为例进行介绍。为了方便说明问题,如图1,2展示了奇数次过采样(9次)对数据位(bit)的采样过程。实际采样中一般采用偶数次过采样(如4次或8次等),这与2进制的进位特性有关。

Posted in FPGA教学视频, IC, 网络视频学院

发表回复

相关链接